EP3C25 Совет по развитию FPGA Совет по развитию

EP3C25 Совет по развитию FPGA Совет по развитию

17 256 руб.

Описание


Дружбы подсказки:
Этот продукт не поддерживает возврат товаров, не добросовестно покупатели не принимают, пожалуйста, перейдите!


Введение продукта:

Плата развития FPGA_USB2.0 основана на плате FPGA_USB, в соответствии с потребностями пользователей для обновления до использования USB FIFO для создания платформы разработки приложений USB_FPGA с Altera Cyclone III FPGA, С 1 интерфейсом связи USB, 2 интерфейсами UART, FPGA 25 К K LE, 16 MBbit чип конфигурации К, 512 K байт оперативной памяти, 56 расширенный интерфейс IO. Поддержка USB, чтобы взять питание, также поддерживает независимый источник питания. Он гибкий в применении и может поддерживать развитие связи USB, развитие приложения FPGA и развитие приложения SOPC NIOS II.
По сравнению с предыдущими версиями, FPGA_USB2.0 Совет по развитию значительно упрощает разработку USB части связи, который может эффективно улучшить эффективность развития и обеспечить USB производительность передачи.
Основные характеристики:
1, поддержка скорости передачи USB> 25 Мбит/с.
2, FPGA: Cyclone III EP3C25Q240C8
3. чип конфигурации: EPCS16 16 Мбит чип серийный конфигурации
4, интерфейс USB чип: FT2232H
5, 2 UART, FPGA
Активный кварцевый генератор 6, 24 м
7, 512 К SRAM
8, 58 универсальный расширенный IO
9, 4 кнопки ввода
10, 4 светодио дный входы
11, 1 Кнопка сброса
Интерфейсы конфигурации JTAG 12, 1
Вспомогательные документы и примеры:
1, руководство по эксплуатации платформы разработки FPGA_USB
2, FPGA_USB платформа разработки Руководство пользователя
3, ПК Драйвер
(> 25 Мбит/с скорости, пользователи не должны включать сложную разработку драйвера)
4, приложение для тестирования ПК
Использование API, простое и четкое Чтение и Написание примеров и подробных интерфейсных документов, чтобы сделать клиентов сосредоточенными на разработке приложений, не нужно придерживаться утомительного развития интерфейса связи
5, документы по конфигурации USB FIFO и разработке
6. адаптироваться к различным разработкам протокола, легко настроить интерфейс
7, проект проверки отката FPGA
8, USB к интерфейсному модулю FIFO передачи FPGA
9, интерфейс FIFO, пользователи могут быстро завершить приложение USB
10, FPGA к USB загружает интерфейсный модуль FIFO
11, интерфейс FIFO, пользователи могут быстро завершить приложения загрузки USB
Инвентарь
1, USB_FPGA Совет по развитию one piece
2, USB двухслойная экранирующая линия one
3. линия загрузки
4. линия серийного порта
5, два CD

Характеристики

Бренд
MLLSE