Описание
Характеристика:
1. Контроль за соблюдением спецификации USB 2,0, 480 мбит/с высокоскоростная передача стандартный протокол, совместимый с USB 1,1
2. улучшенная Cypress EZ-USB FX2LP процессоров серии CY7C68013A-128AXC, в том числе более USB, Скорость 8051 ядро и 16к Оперативная память, GPIF интерфейс, Slave FIFO интерфейс, в которой указаны все типы трансмиссионных (равное времени, партия, прерывание, контроль передачи)
3. В комплекте он-лайн моделирования отладки схеме. Через полное окно разработки среды Keil, отладка моделирования может быть осуществлена без симулятора.
4. В набор входит устройство программирования схема, которая обеспечивает 8 K байт программы памяти (EEPROM), может сгореть программный код неоднократно по развитию системы через панель управления без необходимости программист.
5. Полная схема загрузки в системе. Загрузите 64 000 байтов в систему разработки через панель управления.
Полный пользователя на китайском языке развития документа
6. богатый экспериментальные образцы, в том числе пакетной передачи данных, прерывание передачи, коробка передач, I2C кнопки и цифровая трубка экспериментировать, FX2 передачи тест скорости, порт ввода-вывода, USB к последовательный порт, последовательного порта USB, тест на массовую передачу и т. Д.
7. встроенное программное обеспечение (Keil C51)-диск с драйверами (DDK и драйвер студии) и приложения (VC6.0) окружающая среда (машиностроение), Quartus 5,0 инженерная файл FPGA код, и был создан инженерный файл CCS 2,2 программы DSP.
8. Поддержка GPIF и SLAVE FIFO режим передачи, Поддержка 8 бит/16 бит режиме, воплотить в жизнь бесшовного соединения между критическая точка фифо и периферийные устройства
9. Предоставляем инструменты для разработки HID и исходного кода для имитации клавиатуры/мыши
10. Способ обеспечения USB HPI загрузки
Аппаратные средства и функции:
1. CY7C68013A-128AXC чип (128pin): с улучшенным 8051 ядром, 48 мгц основной частоты, 16 K внутренней оперативной памяти
2. RS232 серийный Порты и разъёмы: один для Keil моделирование отладки USB прошивки (MAX3232)
3. EEPROM б/у для хранения VID/PID или прошивки, стандартной конфигурации 24LC64 (8 кбайт, USB программа для хранения)
4. Циклон EP1C3T144C8N FPGA эквивалентен 150000 ворота
5. EPCS1 чип конфигурации, поддержка JTAG отладки и как конфигурация
6. DSP TMS320VC5402 работает стабильно до 100 мгц.
7. 64 кбайт программы данные SRAM (IS63LV1024), usb-чип CY7C68013A-128AXC использования, может быть программа или пространства данных
8. Программа SRAM IS61LV6416, 64 K * 16bi (используется DSP)
9. IS61LV25616, 256 K * 16bit данных программы SRAM (б/у DSP), IS61LV6416 и IS61LV25616 можно программой или данные SRAM, который может быть определен кодировку FPGA.
10, TLV320AIC23, поддержка 115 K частота дискретизации аудио вход и выход AD, да (I2C управления, MCBSP0 ввода и вывода данных)
11. AT25256, SPI серийный DSP программы памяти (32 кбайт)
12. Специальные чипы питания 3,3 V, 1,8 V, 1,5 V
Активные кристальные осцилляторы на частоте 13 и 48 мгц
14. USB прошивка поддерживает имитацию отладки последовательного порта
15. FPGA поддержка jtag и активную серийную конфиг конфигурация
16. DSP поддержка прошивки отладки JTAG и USB HPI конфигурации. HPIBOOT может быть выбран линией или загрузкой из памяти SPI.
17. 60 IOs, представленные FPGA, могут быть подключены к DSP или использоваться отдельно.
18. Соединение между USB и FPGA может быть настроен как порт, SLAVE FIFO, GPIF режим.
19. DSP ведет HPI портов, которые могут сотрудничать с другими, разработанные для того, чтобы осуществить HPI загрузки. Он также ведет 16-бит, кабель для передачи данных, некоторые адреса линии и линии управления, прерывание линии, который может расширить свою собственную интерфейсов, как, например, при получении данных, сетевая карта и т. д.
20. FPGA, чтобы сделать дизайн 4 светодиодный и 5 ключей. Функция может быть настроена.
21,4-ply, дизайн, стабильная и надежная работа
CD-диск с программным обеспечением:
1. Набор для разработки CYPRESS FX2;
2. EZ-USB программное обеспечение панели управления и исходный код (VC engineering);
3. EZ-USB универсальный драйвер и исходный код (VC Engineering, DDK Development);
4. Обеспечивает EZ-USB универсальный драйвер альтернативные драйвера и исходный код (вк, driverworks развития);
5. EZ-USB FX2 прошивки загрузочное устройство драйвер и быстрое изготовление образца исходного кода (VC проекта);
6. EZ-USB FX2 фреймворк и исходного кода (VC проекта);
7. EZ-USB FX2 прошивки и исходный код, как, например, кнопка ввода и цифровая трубка выход эксперимент Dev_IO, управление передачи экземпляра Vend_AX, пакетной передачи данных, например, bulkloop, прерывание режима передачи, например, и т. д.
8. USB к последовательный порт, последовательный порт USB прошивки исходный код;
9. В комплекте принципиальная схема (формат PDF)
10. Сбора данных с FPGA, прошивки, FPGA, прикладной программы по SLAVE FIFO и т. д.
11. USB прошивки, FPGA, прикладной программы по HPI от USB к DSP и т. д.
12. DSP программа управления последовательным портом MCBSP воспроизведение и запись
13. Инструмент программное обеспечение не требуется в процессе развития, как, например, Bushound, DDK, DS, Keil, CCS2.2, Quartus II 5,0 программное обеспечение и т. д.
14. Детальный метод программирования USB DSP BOOT
15. Метод и код горения SPI память программы DSP
16. Подробная и полная разработки и использования документов;
17. USB 1,1, 2,0 протокол на китайском и английском языках данных, вождение, разработка электронных книг и других больших объёмов информации;
18. Повседневным, которые должны быть разработаны также одновременно (батарейки в комплект не входят) передачи данных между DSP и пк. Пожалуйста, с нетерпением ждем этого.
Список конфигурации:
1. Печатная плата
2. USB 2,0 экранированный кабель
3. Один стандартный последовательный порт линии
4. BB II скачать линия
5. Два соединения между FPGA и DSP
6. Данные CD-ROM
Характеристики
- Бренд
- MLLSE